近日,新思科技宣布推出其用于人工智能、內存擴展和高端云計算芯片的完整DesignWare® Compute Express Link (CXL) IP核解決方案,其中包含控制器、PHY和驗證IP核。CXL協議支持芯片與通用加速器、內存擴展器和智能I/O設備之間的低延遲數據通信,這些設備需要用于數據密集型工作負載的高性能異構計算。新思科技Designware CXL IP核解決方案符合CXL 1.1規范,并支持所有三種CXL協議(cxl.io、cxl.cache、cxl.mem)和設備類型,滿足特定應用要求。CXL IP是核在新思科技用于PCI Express 5.0的DesignWare IP核基礎上構建而成,已被所有關鍵市場細分領域的十幾家領先半導體公司所采用,并已證明與生態系統中的一系列產品具有良好的互操作性。
新思科技Designware CXL控制器可幫助設計師實現1GHz的時序收斂,并提供一個強大的512位架構,支持X16鏈路以獲得最大的CXL帶寬。此外,CXL控制器還提供可靠性、可用性和可維護性(RAS)功能,有助于維護數據可靠性,同時可成功調試和解決鏈接問題。32 GT/s PHY允許具有挑戰性的長距離應用在功率、電壓和溫度(PVT)變化范圍內出現超過36分貝(dB)的信道損耗。符合CXL標準的VC驗證IP核使用內置序列、檢查,以及所有鏈路配置(最多16個信道和32 GT/s數據速率)的覆蓋,來驗證i/o、內存訪問和一致性協議功能。符合CXL標準的SystemVerilog測試套件可加快驗證收斂,并作為源代碼提供。
(美通社,2019年9月18日加州山景城)